Implementação física de um microprocessador Risc de 32-bits usando tecnologia XFAB 600nm
DOI:
https://doi.org/10.35819/scientiatec.v5i2.2511Resumo
Este artigo tem o propósito de relatar a implementação física de um processador de 32-bits de arquitetura do tipo RISC, de conjunto de instruções reduzidas, denominado de RISCO. Este processador é projetado para uma arquitetura simples com a capacidade reconfigurável, proporcionando uma fácil adaptação para os limites especificados dentro de um projeto de SoC. O processador foi implementado na tecnologia XFAB 600nm usando o conjunto de ferramentas EDA Cadence. O principal objetivo do projeto é obter e compartilhar experiências em projetos ASIC e no desenvolvimento de síntese física de circuitos integrados. A implementação física do processador em questão resultou em um circuito de 15,18 mm² com 9.247 células e uma potência estimada de 254 mW.
Downloads
Arquivos adicionais
Publicado
Edição
Seção
Licença
O(s) autor(es) cujos trabalhos forem aceitos para publicação na revista Scientia Tec aceitam AUTOMATICAMENTE ceder os direitos autorais para a mencionada revista, assinando o termo de Cessão de direitos autorais (vide modelo anexo).